Document
拖动滑块完成拼图
专利交易 商标交易 积分商城 国际服务 IP管家助手 科技果 科技人才 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本发明公开了一种对铁电器件的处理方法及铁电器件和铁电存储器,本发明通过控制在超临界条件下将氧原子快速渗透到铁电薄膜的晶格结构中,有效的填补氧空位,能够在低温环境下实现深层次的氧化修复,进而提升器件的铁电特性,增大了剩余极化强度而且有效的提升...
  • 本发明提供一种基于边缘接触二维晶体管的电路设计‑工艺协同优化方法、制备方法及电路,通过采用边缘接触工艺来显著提升二维晶体管的负载线性度、输出电阻和开关稳定性,并针对模拟电路的性能需求优化晶体管几何参数。该方法具体包括:边缘接触晶体管的优化设...
  • 本申请公开了一种氮化镓功率器件、氮化镓功率器件的制备方法,氮化镓功率器件包括衬底;缓冲层,设置于衬底的一侧;沟道层,设置于缓冲层的背离衬底的一侧;势垒层,设置于沟道层的背离缓冲层的一侧,且势垒层与沟道层能产生二维电子气;栅极结构、源极和漏极...
  • 本公开提供了一种晶体管及其制作方法。该晶体管包括:超晶格结构、第一介质层、源极、漏极和鳍式栅极;超晶格结构包括多个周期交替层叠的沟道层和势垒层;超晶格结构包括两个第一凹槽、多个第二凹槽和一个第三凹槽;源极和漏极位于超晶格结构的顶面在第一方向...
  • 本公开提供了一种晶体管及其制作方法。该晶体管包括:超晶格结构、栅极绝缘层、源极、漏极和鳍式栅极;超晶格结构包括多个周期交替层叠的沟道层和势垒层;超晶格结构包括两个第一凹槽和多个第二凹槽;第一凹槽和第二凹槽的开口均位于超晶格结构的顶面,第一凹...
  • 本公开公开了一种高电子迁移率晶体管芯片及其制备方法,属于半导体技术领域。高电子迁移率晶体管芯片包括衬底,以及依次叠设在衬底上的交替极化层、第一缓冲层、第二缓冲层、沟道层、势垒层、超结层和盖帽层;交替极化层包括周期性交替叠设的GaN层和AlG...
  • 本公开提供了一种双向导通的晶体管及其制备方法,属于电力电子领域。该晶体管包括:衬底、半导体多层体、第一电极、第二电极、第一栅控结构和第二栅控结构,所述半导体多层体位于所述衬底的表面上,所述第一电极、所述第一栅控结构、所述第二栅控结构和所述第...
  • 本公开提供了一种高电子迁移率晶体管及其制备方法,属于半导体技术领域。该高电子迁移率晶体管,包括:外延层、栅电极和连接金属;栅电极位于外延层的一侧,栅电极包括栅极母线和多个栅极结构,栅极母线环绕在多个栅极结构之外,多个栅极结构分别与栅极母线相...
  • 本公开提供了一种晶体管及其制作方法,属于半导体技术领域。所述晶体管包括异质结、多个电极和连接结构,所述多个电极均与所述异质结电连接,且沿第一方向平行间隔布置;所述多个电极包括多个栅极、多个源极和多个漏极,所述多个电极中位于两侧的电极为所述源...
  • 本公开提供了一种增强型晶体管及其制作方法,属于半导体技术领域。所述增强型晶体管包括沟道层、势垒层、栅介质层以及多个栅极;所述沟道层、所述势垒层和所述栅介质层依次层叠;所述多个栅极位于所述栅介质层远离所述沟道层的一侧,且沿第一方向间隔布置,相...
  • 本公开提供了一种高电子迁移率晶体管及其制备方法,属于半导体技术领域。该高电子迁移率晶体管,包括:外延层、栅极结构、源极结构和漏极结构;外延层包括第一沟道层、第一势垒层、第二沟道层、第二势垒层和连通耗尽层,第二沟道层和第二势垒层的一侧具有沟槽...
  • 一种高电子迁移率晶体管装置及其制造方法,其中高电子迁移率晶体管装置包括通道层、阻障层、栅极结构、介电层、漏极、第一源极场板、及第二源极场板。阻障层设于通道层上。栅极结构设于阻障层上。介电层设于阻障层上。漏极由源/漏极金属层蚀刻而成。第一源极...
  • 本申请提供一种无结晶体管及其制造方法,无结晶体管包括衬底、衬底上依次层叠的埋氧层、核层和壳层,还包括壳层上的栅极,位于栅极两侧的源漏,以及位于栅极和源漏之间的侧墙,壳层的掺杂浓度小于核层的掺杂浓度,侧墙朝向所述栅极的侧壁包括第一平面,所述侧...
  • 本申请公开了半导体装置及其在多晶开口的制造方法, 半导体装置包括衬底、第一掺杂类型的外延层、第二掺杂类型的多个基极、阱区和源极区、栅极、第一掺杂埋层和第二掺杂埋层以及源极金属层,外延层刻蚀有沟槽,基极设置在外延层内,阱区和源极区的侧边相接基...
  • 本公开涉及一种垂直环形沟道三维晶体管及制备方法,垂直环形沟道三维晶体管包括:M个堆叠层,其中,M为正整数,每一所述堆叠层包括依次沉积的氮化硅层、第一掺杂多晶硅层、氧化物层、第二掺杂多晶硅层;栅极结构,其中,所述栅极结构包括栅极电极,以及每一...
  • 本申请公开一种半导体装置和制造半导体装置的方法。该半导体装置包括一支撑基板;以及一通道层,其平行于该支撑基板的一顶部表面,沿一第一方向延伸,并沿该第一方向依序包括一漏极、一通道和一源极。该通道的一顶部表面偏离小于其均方根粗糙度的三倍。
  • 一种制造半导体器件的方法。根据一些实施例,该方法包括形成第一导电类型的衬底,使该衬底中制作有可用作该半导体器件中的类桶状结构之底层的掺杂层。该底层具有与所述第一导电类型相反的第二导电类型,且该底层的峰值掺杂浓度平面距离该衬底的初始衬底层的顶...
  • 一种半导体器件包括第一导电类型的衬底和形成于该衬底中的第二导电类型的类桶状结构。该第二导电类型与该第一导电类型相反。该类桶状结构含有埋设于所述衬底的初始衬底层中的第二导电类型的底层,该底层的峰值掺杂浓度平面距离所述初始衬底层的顶表面具有预定...
  • 本公开提供了一种晶体管及其制造方法,属于半导体技术领域。晶体管包括:衬底、异质结、电极组件和帽层,所述异质结包括依次层叠在所述衬底上的沟道层和势垒层,所述电极组件包括源极、漏极和栅极,所述源极和所述漏极位于所述栅极的两侧,且所述栅极、所述源...
  • 本公开提供了一种射频功放管及其制备方法,属于电力电子领域。该射频功放管包括:衬底、异质结层、第一介质层、栅极、源极和漏极,所述异质结层和所述第一介质层依次层叠于所述衬底上;所述第一介质层的表面具有露出所述异质结层的多个过孔,所述栅极、所述源...
技术分类