Document
拖动滑块完成拼图
专利交易 商标交易 积分商城 国际服务 IP管家助手 科技果 科技人才 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本发明公开了一种垂直结构的氧化镓异质结二极管及制备方法,包括:氧化镓外延片;P型氧化物,位于氧化镓外延片上表面的中间区域;P型氧化物的两侧呈弧形结构,该弧形结构的曲率半径小于3μm;SiO2场板,位于P型氧化物的两侧,且与P型氧化物接触;阳...
  • 本发明公开了一种SiC JBS单元,包括由下向上依次设置的阴极、N+衬底、N‑漂移区、P+区和阳极,所述N‑漂移区的顶部间隔地设置有向下延伸的P区沟槽,所述P+区位于所述P区沟槽内,所述N‑漂移区与所述P+区的顶部分别与所述阳极贴合;所述N...
  • 本申请提供一种锗硅异质结晶体管及其制造方法,其中在制造方法中,先形成三层第一盖帽层子层,并且在形成三层第一盖帽层子层之后,继续采用循环执行刻蚀补充第二盖帽层‑外延沉积第一盖帽层子层和补充第二盖帽层多次,在初始第二盖帽层和补充第二盖帽层的底面...
  • 本发明的目的在于提供一种能够抑制集电极侧栅极的漏电流的技术。半导体装置包括集电极电极、集电极侧元件沟槽结构体、集电极侧栅极焊盘、集电极侧终端沟槽结构体。在俯视面半导体基板的侧面和集电极电极包围集电极侧栅极焊盘,在剖视面集电极侧终端沟槽结构体...
  • 本发明公开了一种小尺寸CT开孔沟槽型IGBT器件及其制作方法,涉及半导体器件技术领域,制作方法包括以下步骤:在半导体衬底上制作漂移区、载流子存储区、体掺杂区、源区及沟槽栅结构;使用第二掩模,在所述沟槽栅结构之间的区域进行刻蚀,暴露出所述体掺...
  • 本发明为一种双面沟槽的半导体芯片及制造方法。属于功率半导体器件技术领域。它主要解决现有单沟槽芯片存在生产效率低、成本较高和正反向阻断电压提升受限的问题。它的主要特征是:所述沟槽为终端双面沟槽,分别对称设置于N型衬底与阳极P层和阴极P层的P‑...
  • 本发明涉及一种半导体器件及其形成方法。所述形成方法中,在有源区形成MOS器件,并且还在源漏引出区域形成至少一个凹槽,在进行自对准金属硅化工艺时,凹槽内表面以及凹槽外的源漏区表面发生金属硅化反应而形成金属硅化物层,使得位于源漏引出区域的金属硅...
  • 本申请公开了一种沟槽式MOSFET器件及其制造方法, 制造方法包括以下步骤:提供上表面形成有第一掺杂类型的外延层的衬底;在外延层内形成第二掺杂类型的基区;在外延层内形成侧边相接于基区的阱区和源区;刻蚀外延层,形成相接于基区的沟槽;在沟槽底部...
  • 本公开实施例提供了一种半导体结构的制备方法,该方法包括:提供衬底,在衬底上形成沿第一方向延伸的鳍状结构及位于鳍状结构之间的隔离结构,鳍状结构凸出于隔离结构。沉积氧化物,氧化物覆盖鳍状结构及隔离结构的表面;对氧化物执行热处理工艺以形成氧化层。...
  • 本公开提供了一种晶体管及其制备方法。该制备方法包括:制作沟道层;在沟道层上制作势垒层;在势垒层上制作第一介质层;在第一介质层上制作第一金属层;采用等离子体能量梯度增加PECVD工艺在第一金属层上制作第二介质层;在第二介质层上制作第二金属层。
  • 本发明一方面涉及一种GaN HEMT器件制造方法,其包括:(a) 在生长有GaN HEMT外延层叠体的SiC生长衬底内部照射隐形激光(内部改质层形成激光)以形成分离层;(b) 将上述GaN HEMT外延层叠体侧第一键合到临时衬底上;(c) ...
  • 本发明公开了一种对铁电器件的处理方法及铁电器件和铁电存储器,本发明通过控制在超临界条件下将氧原子快速渗透到铁电薄膜的晶格结构中,有效的填补氧空位,能够在低温环境下实现深层次的氧化修复,进而提升器件的铁电特性,增大了剩余极化强度而且有效的提升...
  • 本发明提供一种基于边缘接触二维晶体管的电路设计‑工艺协同优化方法、制备方法及电路,通过采用边缘接触工艺来显著提升二维晶体管的负载线性度、输出电阻和开关稳定性,并针对模拟电路的性能需求优化晶体管几何参数。该方法具体包括:边缘接触晶体管的优化设...
  • 本申请公开了一种氮化镓功率器件、氮化镓功率器件的制备方法,氮化镓功率器件包括衬底;缓冲层,设置于衬底的一侧;沟道层,设置于缓冲层的背离衬底的一侧;势垒层,设置于沟道层的背离缓冲层的一侧,且势垒层与沟道层能产生二维电子气;栅极结构、源极和漏极...
  • 本公开提供了一种晶体管及其制作方法。该晶体管包括:超晶格结构、第一介质层、源极、漏极和鳍式栅极;超晶格结构包括多个周期交替层叠的沟道层和势垒层;超晶格结构包括两个第一凹槽、多个第二凹槽和一个第三凹槽;源极和漏极位于超晶格结构的顶面在第一方向...
  • 本公开提供了一种晶体管及其制作方法。该晶体管包括:超晶格结构、栅极绝缘层、源极、漏极和鳍式栅极;超晶格结构包括多个周期交替层叠的沟道层和势垒层;超晶格结构包括两个第一凹槽和多个第二凹槽;第一凹槽和第二凹槽的开口均位于超晶格结构的顶面,第一凹...
  • 本公开公开了一种高电子迁移率晶体管芯片及其制备方法,属于半导体技术领域。高电子迁移率晶体管芯片包括衬底,以及依次叠设在衬底上的交替极化层、第一缓冲层、第二缓冲层、沟道层、势垒层、超结层和盖帽层;交替极化层包括周期性交替叠设的GaN层和AlG...
  • 本公开提供了一种双向导通的晶体管及其制备方法,属于电力电子领域。该晶体管包括:衬底、半导体多层体、第一电极、第二电极、第一栅控结构和第二栅控结构,所述半导体多层体位于所述衬底的表面上,所述第一电极、所述第一栅控结构、所述第二栅控结构和所述第...
  • 本公开提供了一种高电子迁移率晶体管及其制备方法,属于半导体技术领域。该高电子迁移率晶体管,包括:外延层、栅电极和连接金属;栅电极位于外延层的一侧,栅电极包括栅极母线和多个栅极结构,栅极母线环绕在多个栅极结构之外,多个栅极结构分别与栅极母线相...
  • 本公开提供了一种晶体管及其制作方法,属于半导体技术领域。所述晶体管包括异质结、多个电极和连接结构,所述多个电极均与所述异质结电连接,且沿第一方向平行间隔布置;所述多个电极包括多个栅极、多个源极和多个漏极,所述多个电极中位于两侧的电极为所述源...
技术分类